本發(fā)明涉及信息技術(shù)智能技術(shù)領(lǐng)域,具體涉及一種仿真驗(yàn)證系統(tǒng)及方法,導(dǎo)入數(shù)據(jù)按照需要可以在下位機(jī)或者上位機(jī)中進(jìn)行封裝使得在下位機(jī)運(yùn)行擁堵的時候能夠?qū)?dǎo)入數(shù)據(jù)封裝的運(yùn)算轉(zhuǎn)移至上位機(jī)中,一方面降低了下位機(jī)的運(yùn)算壓力,使得下位機(jī)能夠完成更多數(shù)據(jù)的仿真,同時也提高了仿真效率,另一方面也能夠?qū)⑸衔粰C(jī)空閑的算力進(jìn)行利用,避免資源的浪費(fèi)。
聲明:
“一種仿真驗(yàn)證系統(tǒng)及方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)