數(shù)據(jù)存儲(chǔ)系統(tǒng)具有第一存儲(chǔ)處理器、第二存儲(chǔ)處理器和通信子系統(tǒng)。通信子系統(tǒng)具有(I)互連在第一存儲(chǔ)處理器和第二存儲(chǔ)處理器之間的接口部分,(II)連到接口部分的時(shí)鐘電路,及(III)連到接口部分和時(shí)鐘電路的控制器。控制器被配置成使接口部分的運(yùn)行能夠在第一和第二存儲(chǔ)處理器之間提供通信、檢測(cè)時(shí)鐘電路內(nèi)的失效、并響應(yīng)于所檢測(cè)的失效復(fù)位接口部分以使第一和第二存儲(chǔ)處理器之一能夠繼續(xù)運(yùn)行。接口部分的這種復(fù)位防止其余存儲(chǔ)處理器鎖止,因而釋放該存儲(chǔ)處理器,從而即使在失效之后也能繼續(xù)運(yùn)行。
聲明:
“在失效期間維持?jǐn)?shù)據(jù)存儲(chǔ)系統(tǒng)運(yùn)行的技術(shù)” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)