本發(fā)明公開(kāi)了一種CPU安全系統(tǒng)并行總線故障實(shí)時(shí)動(dòng)態(tài)檢測(cè)方法,目標(biāo)設(shè)備提供兩個(gè)固定地址寄存器,其中,固定地址1寄存器數(shù)據(jù)通過(guò)讀信號(hào)與片選信號(hào)有效,實(shí)時(shí)觸發(fā)鎖存并行總線地址的正碼,固定地址2寄存器數(shù)據(jù)寫入目標(biāo)設(shè)備并行總線地址的反碼,CPU安全系統(tǒng)通過(guò)寫入固定地址2的數(shù)據(jù),并讀出該寄存器的值與被測(cè)試地址數(shù)據(jù)異或位與,其值是否為“1”,實(shí)時(shí)動(dòng)態(tài)判斷數(shù)據(jù)傳輸過(guò)程的正確性。數(shù)據(jù)傳輸過(guò)程是指并行總線讀寫功能、目標(biāo)設(shè)備與CPU安全系統(tǒng)數(shù)據(jù)的存取,且檢測(cè)不限于該過(guò)程中可能的隨機(jī)干擾和器件瞬態(tài)失效。因此,總線功能信號(hào)片選、讀寫、地址和數(shù)據(jù)線均被測(cè)試到,測(cè)試更加全面。
聲明:
“CPU安全系統(tǒng)并行總線故障實(shí)時(shí)動(dòng)態(tài)檢測(cè)方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)