本發(fā)明公開了一種串行讀出光子計(jì)數(shù)
芯片,與探測(cè)器連接,其包括像素單元陣列模塊和讀出邏輯模塊,像素單元陣列模塊包括多個(gè)以陣列方式排列成若干行和若干列的像素,每行中的所有像素依次串聯(lián),且每?jī)尚邢袼卮?lián),串聯(lián)的兩行像素為非相鄰行像素;以減少芯片扇出引腳數(shù)目,即使出現(xiàn)某一像素失效,圖像仍然可以通過相鄰行像素?cái)?shù)值插值復(fù)原。讀出邏輯模塊用于控制像素單元陣列模塊的讀出/計(jì)數(shù)狀態(tài),以及根據(jù)外部輸入的控制指令產(chǎn)生控制信號(hào);每個(gè)像素對(duì)探測(cè)器的像素產(chǎn)生的光電信號(hào)進(jìn)行信號(hào)處理生成數(shù)字脈沖;根據(jù)控制信號(hào)和所述數(shù)字脈沖選擇計(jì)數(shù)模式、讀出數(shù)據(jù)或計(jì)數(shù);通過選擇計(jì)數(shù)模式,可使串行輸出頻率達(dá)375MHz以上,從而保證射線利用率。
聲明:
“串行讀出光子計(jì)數(shù)芯片” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)